網(wǎng)友評(píng)分:
4.3分
E8財(cái)務(wù)管理軟件專業(yè)版 V8.25 官方版
天翼視聯(lián)電腦版(原天翼云眼電腦版) V2.7.3.2 官方最新版
蘇州新公積金網(wǎng)上申報(bào)繳費(fèi)系統(tǒng) V15.0 官方最新版
黑科技工具箱 1.2 綠色免費(fèi)版
SINAMICS Startdrive Advanced V16.0 官方版
江西省網(wǎng)上稅務(wù)局辦稅工具包 V1.0 官方版
E8票據(jù)打印軟件 V10.2 官方版
E8客戶管理軟件 V10.25 官方最新版
Active-HDL是一款由Aldec公司開發(fā)設(shè)計(jì)的開放型仿真工具。它的功能十分強(qiáng)大,集成了VHDL、Verilog、EDIF、System C開發(fā)環(huán)境,在新版本中,新增了許多實(shí)用的新功能,更加符合用戶的使用習(xí)慣,提升設(shè)計(jì)效率,該版本經(jīng)過中文破解處理,用戶可永久免費(fèi)使用。
1、項(xiàng)目管理
統(tǒng)一的基于團(tuán)隊(duì)的設(shè)計(jì)管理可保持本地或遠(yuǎn)程團(tuán)隊(duì)之間的一致性
可配置的FPGA/EDA Flow Manager與200多家供應(yīng)商工具接口,使團(tuán)隊(duì)可以在整個(gè)FPGA開發(fā)過程中保持在一個(gè)平臺(tái)上
2、圖形/文字設(shè)計(jì)輸入
通過使用文本,原理圖和狀態(tài)機(jī)快速部署設(shè)計(jì)
使用更安全,更可靠的互操作加密標(biāo)準(zhǔn)來分發(fā)或交付IP
3、仿真與調(diào)試
強(qiáng)大的通用內(nèi)核混合語(yǔ)言模擬器,支持VHDL,Verilog,SystemVerilog和SystemC
使用圖形交互調(diào)試和代碼質(zhì)量工具確保代碼質(zhì)量和可靠性
使用代碼覆蓋率分析工具執(zhí)行指標(biāo)驅(qū)動(dòng)的驗(yàn)證,以識(shí)別設(shè)計(jì)中未執(zhí)行的部分
使用ABV-基于斷言的驗(yàn)證(SVA,PSL,OVA)提高驗(yàn)證質(zhì)量并發(fā)現(xiàn)更多錯(cuò)誤
能夠模擬高級(jí)驗(yàn)證結(jié)構(gòu),例如SV功能覆蓋率,約束隨機(jī)化和UVM
使用MATLAB®/Simulink®接口連接HDL仿真與DSP模塊的高級(jí)數(shù)學(xué)建模環(huán)境之間的差距
4、文檔HTML/PDF
抽象設(shè)計(jì)智能,并使用HDL到原理圖轉(zhuǎn)換器以易于理解的圖形形式表示它們
通過自動(dòng)生成HTML和PDF設(shè)計(jì)文檔快速共享設(shè)計(jì)
1、設(shè)計(jì)輸入和文檔
DM Designer版PE EE
HDL,文本,框圖和狀態(tài)機(jī)編輯器
帶有模板和自動(dòng)完成的語(yǔ)言助手
宏,Tcl / Tk,Perl腳本支持
鼠標(biāo)筆觸
Code2Graphics™轉(zhuǎn)換器
舊版原理圖設(shè)計(jì)導(dǎo)入和符號(hào)導(dǎo)入/導(dǎo)出
導(dǎo)出為PDF / HTML /位圖圖形
2、項(xiàng)目管理
適用于所有FPGA供應(yīng)商的設(shè)計(jì)流程管理器
版本控制界面
基于團(tuán)隊(duì)的設(shè)計(jì)管理
PCB接口
3、代碼生成工具
IP核心組件生成器
從波形生成測(cè)試平臺(tái)
從狀態(tài)圖生成測(cè)試平臺(tái)
4、支持標(biāo)準(zhǔn)
VHDL IEEE 1076(1993、2002、2008和2018)
Verilog®HDL IEEE 1364(1995、2001和2005)
SystemVerilog IEEE 1800™-2012(設(shè)計(jì))
EDIF 2 0 0
SystemC™2.3.1 IEEE 1666™/ TLM 2.0
SystemVerilog IEEE 1800™-2012(驗(yàn)證)
5、模擬/驗(yàn)證
仿真性能
(比FPGA供應(yīng)商提供的模擬器快2倍的基準(zhǔn)速度)
基準(zhǔn)線
單一或混合語(yǔ)言設(shè)計(jì)支持僅混合僅混合
仿真模型保護(hù)/庫(kù)加密
VHDL / Verilog IEEE兼容加密
增值轉(zhuǎn)儲(chǔ)(VCD和擴(kuò)展VCD)支持
Verilog編程語(yǔ)言接口(PLI / VPI)
VHDL編程語(yǔ)言接口(VHPI)
批處理模式仿真/回歸(VSimSA)
預(yù)編譯的FPGA供應(yīng)商庫(kù)
Xilinx SecureIP支持
英特爾®中性庫(kù)
Microsemi®語(yǔ)言中性庫(kù)
探查器(性能指標(biāo))
SFM(服務(wù)器場(chǎng)管理器)
64位模擬
6、HDL調(diào)試和分析
交互式代碼執(zhí)行跟蹤
高級(jí)斷點(diǎn)管理
內(nèi)存查看器
波形查看器
波形刺激器
波形比較和編輯
仿真后調(diào)試
C ++調(diào)試器
信號(hào)代理(僅限VHDL和混合信號(hào))
X-Trace
高級(jí)數(shù)據(jù)流
與Riviera-PRO和ALINT-PRO選件集成
斷言調(diào)試
7、斷言和覆蓋率工具
代碼,語(yǔ)句,分支,表達(dá)式,條件,路徑,切換范圍和功能范圍
PSL IEEE 1850,SystemVerilog IEEE 1800™,OpenVera斷言
8、設(shè)計(jì)規(guī)則檢查
帶有Aldec基本規(guī)則庫(kù)的ALINT™-PRO
DO-254 VHDL或Verilog規(guī)則庫(kù)
STARC®VHDL或Verilog規(guī)則庫(kù)
RMM Verilog和VHDL規(guī)則庫(kù)
9、協(xié)同仿真
Simulink®協(xié)同仿真
MATLAB®協(xié)同仿真
10、支持平臺(tái)
Windows®10 32/64位,Windows Server 2012、2016、2019 32/64位
1、在本站下載并解壓
2、雙擊Active-HDL_12.0.118.7745_x64_main_setup.exe運(yùn)行安裝, 勾選我接受許可證協(xié)議條款
3、輸入任意公司名
4、選擇軟件安裝路徑
5、安裝完成,將crack下的rmcl.dll文件復(fù)制到安裝目錄下的bin文件夾中,點(diǎn)擊替換目標(biāo)中的文件
6、以記事本的方式打開license.lic,并使用您的MAC或以太網(wǎng)地址將hostid="FFFFFFFF"中的FFFFFFFF替換掉,使用編輯-替換,將所有的FFFFFFFF都替換掉,MAC或以太網(wǎng)地址不要帶“-”,完成后保存(mac地址查詢,使用win+r,輸入cmd,然后在命令提示符窗口中輸入ipconfig /all,點(diǎn)擊回車即可)
7、將修改后的License復(fù)制到安裝目錄中,例如默認(rèn)C:\Aldec\Active-HDL 12 64-bit\Dat\license.lic
8、創(chuàng)建系統(tǒng)環(huán)境變量
變量名:ALDEC_LICENSE_FILE
變量值:license.lic路徑,例如默認(rèn)C:\Aldec\Active-HDL-12-x64\Dat\license.lic
9、完成后運(yùn)行程序享用即可
標(biāo)簽: Active-HDL 仿真
關(guān)于本站|下載幫助|下載聲明|軟件發(fā)布|聯(lián)系我們
Copyright ? 2005-2024 www.wndwig.cn.All rights reserved.
浙ICP備2024132706號(hào)-1 浙公網(wǎng)安備33038102330474號(hào)